• HOME
  • ±³À°¼¾ÅÍ
  • ÃâÆDZ³Àç¾È³»
 
ÀÛ¼ºÀÏ : 10-04-06 18:07
Altera QuartusII¸¦ ÀÌ¿ëÇÑ FPGA ½Ã½ºÅÛ ¼³°è ¹× ½Ç½À
 ±Û¾´ÀÌ : °ü¸®ÀÚ
Á¶È¸ : 4,353  

Altera QuartusII¸¦ ÀÌ¿ëÇÑ FPGA ½Ã½ºÅÛ ¼³°è ¹× ½Ç½À



¸ñÂ÷

1Àå µðÁöÅРȸ·Î ¼³°è¿Í ¼ÒÀÚ

2Àå Verilog HDLÀÇ ¼Ò°³

3Àå Quartus II »ç¿ëÇÑ ¼³°è°úÁ¤

4Àå Quartus II¸¦ ÀÌ¿ëÇÑ Á¶ÇÕ³í¸®È¸·Î ¸ðµ¨¸µ

5Àå Quartus II¸¦ ÀÌ¿ëÇÑ ¼øÂ÷³í¸®È¸·Î ¸ðµ¨¸µ

6Àå EasyFPGA-Combo º¸µå¸¦ ÀÌ¿ëÇÑ ¼³°è ½Ç½ÀÀÇ ±âÃÊ

7Àå LED, 7-Segment ÀÎÅÍÆäÀ̽º ¼³°è ¹× Á¦¾î

8Àå Text-LCD ÀÎÅÍÆäÀ̽º ¼³°è ¹× Á¦¾î

9Àå Dot Matrix ÀÎÅÍÆäÀ̽º ¼³°è ¹× Á¦¾î

10Àå PS/2 ÀÎÅÍÆäÀ̽º ¼³°è ¹× Á¦¾î

11Àå UART ÀÎÅÍÆäÀ̽º ¼³°è ¹× Á¦¾î

12Àå TFT-LCD ÀÎÅÍÆäÀ̽º ¼³°è ¹× Á¦¾î

13Àå VGA ÀÎÅÍÆäÀ̽º ¼³°è ¹× Á¦¾î

14Àå Step-Motor ÀÎÅÍÆäÀ̽º ¼³°è ¹× Á¦¾î

15Àå Nios II ÇÁ·Î¼¼¼­ ½Ã½ºÅÛ ¼³°è

16Àå Nios II ÇÁ·Î¼¼¼­ ½Ã½ºÅÛÀ» À§ÇÑ uClinux Æ÷ÆÃ

ºÎ·Ï1 Quartus II ¼³Ä¡

ºÎ·Ï2 EasyFPGA-Combo ½Ç½ÀÀåºñ °³¿ä

                                            < ÀúÀÚ: ¹Ú¿µ¼®, ¼ÛÅÂÈÆ °øÀú - µµ¼­ÃâÆÇ GSÀÎÅͺñÀü >

 
 

31 ARM ¼ÒÇÁÆ®¿þ¾î ¼³°è ¹× ÀÀ¿ë ½Ã½ºÅÛ °ü¸®ÀÚ 11-05 435
30 ACHRO-4210À» ÀÌ¿ëÇÑ ¸®´ª½º ¼³°è ¹× ÀÀ¿ë °ü¸®ÀÚ 11-05 505
29 ACHRO-4210À» ÀÌ¿ëÇÑ ¾Èµå·ÎÀÌµå ¼³°è ¹× ÀÀ¿ë °ü¸®ÀÚ 11-05 805
28 2012³â ±â¼ú¼¼¹Ì³ª ¹ßÇ¥ÀÚ·á - MDK-ARM - °ü¸®ÀÚ 06-20 780
27 2012³â ±â¼ú¼¼¹Ì³ª ¹ßÇ¥ÀÚ·á - SoC Prototyping Solution - °ü¸®ÀÚ 06-20 626
26 2012³â ±â¼ú¼¼¹Ì³ª ¹ßÇ¥ÀÚ·á - ¾Èµå·ÎÀÌµå ¼³°è ±â¼ú - °ü¸®ÀÚ 06-20 676
25 2012³â ±â¼ú¼¼¹Ì³ª ¹ßÇ¥ÀÚ·á - ARM DS-5 - °ü¸®ÀÚ 06-20 617
24 2012³â ±â¼ú¼¼¹Ì³ª ¹ßÇ¥ÀÚ·á - Processor Division Advanced Roa¡¦ °ü¸®ÀÚ 06-20 591
23 Achro-210À» ÀÌ¿ëÇÑ ¾Èµå·ÎÀÌµå ¼³°è ¹× ÀÀ¿ë °ü¸®ÀÚ 05-27 1242
22 Achro-210À» ÀÌ¿ëÇÑ ¾Èµå·ÎÀ̵å ÇÁ·Î±×·¡¹Ö - 16ÁÖ °ü¸®ÀÚ 05-27 2011
21 Easy-WCDMA-3G¸¦ ÀÌ¿ëÇÑ WCDMA À̵¿Åë½Å ÀÌÇØ¿Í ¼³°è ±³Àç °ü¸®ÀÚ 04-07 2517
20 ÀÓº£µðµå ½Ã½ºÅÛ ÇÁ·ÎÁ§Æ® 2 °ü¸®ÀÚ 04-06 3222
19 Altera QuartusII¸¦ ÀÌ¿ëÇÑ FPGA ½Ã½ºÅÛ ¼³°è ¹× ½Ç½À °ü¸®ÀÚ 04-06 4354
18 EasyFPGA Combo ±³Àç °ü¸®ÀÚ 04-06 6711
17 EMBOT320 / EMBOT320-AVR ±³Àç °ü¸®ÀÚ 04-06 2767
 1  2  3